广告招募

当前位置:全球装备网 > 技术中心 > 所有分类

存储器的工艺及技术发展

2026年04月04日 12:11:00      来源:北京华测试验仪器有限公司 >> 进入该公司展台      阅读量:1

分享:

存储器工艺的发展

第个半导体存储器是种双型的静态存储器,并且只有16位,集成度非常低,所以不能体现出它的优点。之后,MOSFET技术有了突破性的进展。由于MOS集成电路的集成密度大大优于双型电路,并且有着自隔离等优点,因此,采用MOS工艺制作的半导体存储器便成为了当时主要的追求目标。之后,CMOS技术进入了成熟大发展阶段,它的维持功耗更低,电路结构更简单和可靠性更好等,因此就很快的淘汰了NMOS存储器。
    在这期间主要的工艺进步就在于细微加工技术的进步。起初是2至3微米,后期进步到0.6至0.8亚微米工艺,再后来达到了0.2至0.3亚微米工艺,而已经达到了68nm的工艺。
工艺的进步使半导体存储器的集成度和性能不断的提高,过去不少家预言集成电路达到1微米是限,后来又预测0.5微米是限。现在看来,这些预言在事实面都宣告了失败。
 
存储器技术的发展
随机存储器的电路技术方面也有着不少的突破和革新。由开始的单元电路,变为六管单元,然后变成四管、三管单元,后成功开发了单管单元。因为半导体随机存储器的主要追求目标是集成容量,也就是每片集成的单元数量。因此,单元电路用的管子越少越好。也就是说,单管单元是好的单元电路。由于采用单管单元会带来读出信号小的问题,我们可以用灵敏的独出放大器来解决这问题。
    近几十年来金属氧化物半导体(MOS)随机存储器的发展速度很快,这种存储器的集成度以平均每年1.5倍的速度在增长。1971年美国Intel公司研制出的半导体存储器件成功推向市场,得到了用户的初步应用。它的存储芯片采用三管存储单元,利用“1”和“0”分别代表电平的高和低。由于电容有漏电问题,因此,若想要保存信息则需要定期刷新,故称之为动态RAM(DRAM)。三管存储单元的出现,不仅提高了存储单元阵列的集成度,同时将存储器的译码器、数据输入输出缓冲电路和芯片控制电路也做在芯片上。
    在半导体存储器市场中,静态RAM(SRAM)也不断地在发展,SRAM不需要像DRAM    样要定期刷新,它使用方便,而且速度也比较快,所以它适合稍小些容器存储系统使用。SRAM与DRAM长期处于共存状态,MOSRAM的存储单元般有4个MOS管和2个负载电阻组成,因而芯片单元面积较大,般来说,在同时期内SRAM的集成度约为DRAM的1/4。

版权与免责声明:
1.凡本网注明"来源:全球装备网"的所有作品,版权均属于全球装备网,转载请必须注明全球装备网。违反者本网将追究相关法律责任。
2.企业发布的公司新闻、技术文章、资料下载等内容,如涉及侵权、违规遭投诉的,一律由发布企业自行承担责任,本网有权删除内容并追溯责任。
3.本网转载并注明自其它来源的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品来源,并自负版权等法律责任。 4.如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系。